Friedrich-Schiller-Universität Jena
  Lehrstuhl Advanced Computing > Praktische Übungen CT
 
Inhalt
v Organisatorisches
v Versuchsmaterialien
v Weiterführende Infos

Praktische Übungen -
Experimentelle Hardwareprojekte

Die praktischen Übungen "Experimentelle Hardwareprojekte" sollen den Inhalt der Vorlesung Grundlagen der Technischen Informatik vertiefen und zur selbständigen Arbeit anregen. Es sollen möglichst viele Themenkomplexe der Vorlesung zumindest ansatzweise auch Gegenstand der Übungen sein. Daher finden insgesamt fünf Versuche statt, die in drei Abschnitte (G, A1/2 und A3/4) gegliedert sind.

Vor Beginn findet in der 1. Semesterwoche eine Einführung in das Praktikum sowie gleich im Anschluss eine fakultative Veranstaltung "Einführung in Linux" (für Leute, die noch keine Erfahrung mit Linux haben) über BBB statt -
Termin und BBB-Raum finden Sie im Moodle (s. unten).

Diese Seite wurde in den vergangenen Tagen für das Sommersemester 2021 aktualisiert.
Möglicherweise gibt es noch -- kleine -- Änderungen. Schauen Sie immer mal wieder vorbei.

Die Organisation erfolgt über Moodle. Dort finden Sie Hinweise zur entfernten Durchführung der Experimentellen Hardwareprojekte, einen Zeitplan für die Betreuung und die Kolloquien, sowie die Möglichkeit, sich zu den geforderten Zweiergruppen zusammenzufinden.

Vergessen Sie nicht, sich im Friedolin für die "Prüfung" anzumelden (s. "Organisatorisches")

 
Organisatorisches > Organisatorische Hinweise

> Versuchsprotokolle

 
Versuchsmaterialien Von jedem/r Teilnehmer/in wird erwartet, die Versuchsvorbereitung vor Beginn des jeweiligen Versuchs vollständig durchgearbeitet zu haben!

Abschnitt G   (19.04. – 07.05.2021 )

  1. G:  G1 - Parallelrechner - Grafikkarten - Implementierung
          G2 - Parallelrechner - Grafikkarten - Performance Analyse

Die Versuche A1 bis A4 bilden eine Einheit, d.h. ein kleines Projekt. Es soll ein einfacher RISC-Prozessor untersucht, erweitert, getestet und programmiert werden. Das Projekt wird mit der Analyse einer Prozessorkomponente begonnen (A1) und mit einem einfachen Assemblerprogramm beendet (A4). Eine ausführliche Beschreibung des Risc-Prozessors sowie der Entwicklungsumgebung steht zur Verfügung und sollte bereits vor Beginn des Versuchs A1 gelesen werden:

Die Versuche A1 bis A4 bauen inhaltlich aufeiander auf und sollen deshalb in der angegebenen Reihenfolge durchgeführt werden.

Einführung in A1 bis A4   (Mi. 12.05.2021 – s. Moodle)

Abschnitt A1 / A2   (17.05. – 04.06.2021)

  1. A1: CAE-Werkzeuge
  2. A2: Befehlszähler eines RISC-Prozessors

Abschnitt A3 / A4   (21.06. – 09.07.2021)

  1. A3: Befehlssatzerweiterung und Test eines RISC-Prozessors
  2. A4: Assemblerprogrammierung eines RISC-Prozessors

^
Weiterführende Infos > Folien zu VHDL (D. Neuhäuser )

o Für Versuchsleiter und -betreuer:

^
FSU-Logo
< Praktische Übungen CT

Autor: Wolfgang Koch
Letzte Änderung: 06.04.2021