Arbeitsgruppe Konfigurierbare Parallele Systeme (KPS)

Lehrstuhl für Rechnerarchitektur und -kommunikation
Friedrich Schiller Universität Jena, Deutschland


Praktikum Computertechnik II

Versuch 3: Programmierbare Logik


 
Ziel des Versuches ist das Kennenlernen der Flexibilität von programmierbarer Logik.

 

 
 
 

Als Aufgabe werden einfache kombinatorische und sequentielle (Zähler) Verknüpfungen gewählt. Die Logik wird durch Boolsche Gleichungen ausgedrückt und in einer Quelldatei ähnlich einer Hochsprache (HDL Hardware Description Language) notiert. Aus dieser Quelle erzeugt der ABEL-HDL Compiler die Programmierdaten. Vor dem experimentellen Test der Logiik wird der Schaltkreis simuliert.

Verwendet wird hier der sehr einfache und kleine Schaltkreis PAL16V8 (Programmed Array Logic). Für die Programmierung wird die Software von Viewlogic und das Universalprogrammiergerät ALL03 verwendet.

Bei dieser Gelegenheit erhalten Sie einen Eindruck von CAE-Software (Computer Aided Engineering), die für die Simulation des PAL benutzt wird, aber ursprünglich für die Fertigung von ASICs (Application-Specific Integrated Circuit) und Prozessoren entwickelt wurde.
Da das Erlernen der Bedienung für einen einzelnen Praktikumsversuch zu aufwendig ist, sind viele Teile vorbereitet.

Weitere Informationen:

  • Versuchsanleitung, HTML-Format
  • Für Interessenten steht englischsprachige Literatur bereit.
  • Betreuer: V. Dörsing


  • Zurück:
    KPS Startseite
    KPS Lehre


    letzte Änderung: 1. April 1999
    eMail: V. Dörsing