Prof. W. Erhard, Dr.
A. Reinsch, V.
Dörsing
Lehrstuhl für Rechnerarchitektur und -kommunikation
Achtung Terminverschiebung: Blockseminar am 9. und 11.02.2004!
Wegen Mathe-Klausur.
Die Themen 2003
Methoden und Werkzeuge
- Programmierbare Bauelemente (Vortrag)
Programmierbare Logikarrays (PLA)
Field Programmable Gate Arrays (FPGA)
-
Entwicklung eines synchronen sequentiellen Schaltwerks (Vortrag)
allgemeiner Aufbau Entwicklung und Realisierung synchroner sequentieller Schaltungen
-
Einsatz des CAE-Entwurfssystems "Powerview"
(Vortrag und Demonstration)
Umsetzung eines in ABEL formulierten Beispiels mit einen PAL
- Die Hardwarebeschreibungssprache VHDL (Vortrag)
Sprachelemente, Anwendungsgebiete, Vor- und Nachteile
-
VHDL-Modell eines Schaltwerkes (Vortrag und Demonstration)
Entwurf und Simulation einer VHDL-Beschreibung an einem Beispiel
-
Automatische Schaltungssynthese (Vortrag und Demonstration)
Abstraktionsebenen, Syntheseprozeß allgemein und bei der Entwicklung von FPGAs
Softe Hardware
-
Rekonfigurierbare Prozessoren (Vortrag)
Realisierung mit Hilfe von FPGAs
-
Verhaltensmodell eines RISC-Experimentalprozessor (Vortrag)
-
Experimentalprozessor mit RISC-Architektur (Vortrag und Demonstration)
Demonstration am Simulator und am FPGA-System
Seminararbeiten
letzte Änderung: 28. April 2004
eMail: V. Dörsing